omniture

新思科技推出全新ARC VPX DSP處理器IP核,支持高性能信號處理芯片設(shè)計

DesignWare ARC VPX5和VPX5FS DSP處理器整合了超寬矢量架構(gòu),加快高度并行的汽車、傳感器融合和通信應(yīng)用
Synopsys, Inc.
2019-11-07 10:20 13776

加州山景城2019年11月7日 /美通社/ --

重點:

  • 新思科技ARC VPX5和VPX5FS DSP處理器基于擴展指令集,以及為高度并行處理而優(yōu)化的VLIW/SIMD架構(gòu)
  • 多個矢量浮點流水線支持每個時鐘周期最多512次浮點運算
  • 線性代數(shù)和復(fù)雜數(shù)學(xué)函數(shù)的硬件加速加快了計算密集型算法的速度
  • 安全增強型ARC VPX5FS處理器支持ASIL B和ASIL D安全等級,簡化汽車芯片的ISO 26262認(rèn)證
  • 具有C/C++編譯器及相關(guān)庫的ARC MetaWare開發(fā)工具包可簡化應(yīng)用軟件開發(fā)

新思科技(Synopsys, Inc.,納斯達(dá)克股票代碼:SNPS)近日宣布推出全新DesignWare® ARC® VPX5 DSP和VPX5FS DSP處理器IP核,該解決方案基于擴展的ARCv2DSP指令集,并針對雷達(dá)/激光雷達(dá)、傳感器融合和基帶通信處理等一系列廣泛的高性能信號處理應(yīng)用進行了優(yōu)化。ARC VPX5 DSP處理器實現(xiàn)了可配置的高能效超長指令字(VLIW)/單指令多數(shù)據(jù)(SIMD)架構(gòu),該架構(gòu)結(jié)合標(biāo)量和矢量執(zhí)行單元來實現(xiàn)高度并行處理。新思科技ARC VPX5FS DSP處理器提供安全監(jiān)視器、鎖步功能及其他硬件安全功能,在不顯著影響功耗或性能的情況下,幫助設(shè)計人員實現(xiàn)最嚴(yán)格的功能安全和故障覆蓋等級。ARC MetaWare開發(fā)工具包支持ARC VPX5和VPX5FS DSP處理器,并提供了一個全面的軟件編程環(huán)境,包括優(yōu)化矢量編譯器、調(diào)試器、指令集模擬器以及帶有DSP和數(shù)學(xué)函數(shù)的庫。

Arbe創(chuàng)始人兼首席技術(shù)官Noam Arkind表示:“ARC處理器的信號處理性能可集成在Arbe專有實時雷達(dá)處理器單元中,讓我們對ARC VPX DSP處理器的功能非常期待,結(jié)合我們獨特的硬件加速器,能夠進一步擴展可編程解決方案。線性代數(shù)加速和高性能矢量浮點流水線等增強功能有助于我們開發(fā)精確的算法實現(xiàn)?!?/p>

ARC VPX5和VPX5FS處理器支持單核、雙核和四核配置。每個VPX內(nèi)核包含一個標(biāo)量執(zhí)行單元和多個矢量計算單元,支持512位矢量字節(jié)內(nèi)的8位、16位和32位SIMD運算。全新DSP處理器高度可配置功能,使開發(fā)人員能夠通過只選擇滿足性能所需的硬件功能和矢量資源來優(yōu)化功耗和尺寸。用于機器學(xué)習(xí)和人工智能應(yīng)用的神經(jīng)網(wǎng)絡(luò)算法,可以由ARC VPX處理器使用8位數(shù)據(jù)類型以及16位和32位浮點數(shù)據(jù)類型進行高效處理。

為了解決在復(fù)雜DSP算法中越來越多地使用浮點計算的問題,每個內(nèi)核中最多提供三個矢量浮點流水線。新思科技ARC VPX5和VPX5FS支持半精度、單精度和雙精度浮點數(shù)據(jù)類型。每個VPX內(nèi)核還為線性代數(shù)和數(shù)學(xué)指令提供專用硬件加速,從而為基于算法的處理提供超高性能。ARC VPX DSP處理器每周期可提供512次浮點運算和32次數(shù)學(xué)運算。

為了加快軟件開發(fā), ARC VPX DSP處理器由配有優(yōu)化C/C++編譯器的ARC MetaWare開發(fā)工具包提供支持。自動矢量化功能使該編譯器能夠有效地將所有受支持的浮點和非浮點數(shù)據(jù)類型映射到具有完整MAC單元飽和度的相應(yīng)SIMD執(zhí)行單元上。該編譯器能夠有效地將VLIW運算映射到所有矢量計算單元,從而實現(xiàn)高度并行執(zhí)行。

新思科技解決方案事業(yè)部營銷副總裁John Koeter表示:“基于傳感器融合、激光雷達(dá)和雷達(dá)應(yīng)用的DSP密集型算法非常復(fù)雜,需要更強的計算和并行處理。新思科技通過提供一系列可配置的高性能VPX DSP處理器IP核解決方案,使設(shè)計人員能夠滿足海量信號處理需求的同時,滿足其芯片的能效要求?!?

上市和資源

  • Synopsys DesignWare ARC VPX5處理器預(yù)計將在2020年第一季度面向主要客戶推出。
  • Synopsys DesignWare ARC VPX5FS處理器預(yù)計將在2020年第二季度面向主要客戶推出。

DesignWare IP核簡介
新思科技是面向芯片設(shè)計提供高質(zhì)量硅驗證IP核解決方案的領(lǐng)先供應(yīng)商。DesignWare IP核組合包括邏輯庫、嵌入式存儲器、嵌入式測試、模擬IP、有線和無線接口IP、安全I(xiàn)P、嵌入式處理器和子系統(tǒng)。為了加速原型設(shè)計、軟件開發(fā)以及將IP整合進芯片,新思科技IP Accelerated計劃提供IP原型設(shè)計套件、IP軟件開發(fā)套件和IP子系統(tǒng)。新思科技對IP核質(zhì)量的廣泛投資、全面的技術(shù)支持以及強大的IP開發(fā)方法使設(shè)計人員能夠降低整合風(fēng)險,并加快上市時間。垂詢DesignWare IP核詳情,請訪問www.synopsys.com/designware。

新思科技簡介

新思科技(Synopsys, Inc.,納斯達(dá)克股票代碼:SNPS)是眾多創(chuàng)新型公司的Silicon to Software?(“芯片到軟件”)合作伙伴,這些公司致力于開發(fā)我們?nèi)粘K蕾嚨碾娮赢a(chǎn)品和軟件應(yīng)用。作為全球第15大軟件公司,新思科技長期以來一直是電子設(shè)計自動化(EDA)和半導(dǎo)體IP領(lǐng)域的全球領(lǐng)導(dǎo)者,并且在軟件安全和質(zhì)量解決方案方面也發(fā)揮著越來越大的領(lǐng)導(dǎo)作用。無論您是創(chuàng)建高級半導(dǎo)體的芯片(SoC)設(shè)計人員,還是編寫需要最高安全性和質(zhì)量的應(yīng)用程序的軟件開發(fā)人員,新思科技都能夠提供您所需要的解決方案,幫助您推出創(chuàng)新性的、高質(zhì)量的、安全的產(chǎn)品。有關(guān)更多信息,請訪問 www.synopsys.com

編輯聯(lián)系人

Camille Xu
新思科技
電郵:wexu@synopsys.com 

Norma Sengstock
新思科技
電郵:norma@synopsys.com

消息來源:Synopsys, Inc.
相關(guān)股票:
NASDAQ:SNPS
China-PRNewsire-300-300.png
相關(guān)鏈接:
全球TMT
微信公眾號“全球TMT”發(fā)布全球互聯(lián)網(wǎng)、科技、媒體、通訊企業(yè)的經(jīng)營動態(tài)、財報信息、企業(yè)并購消息。掃描二維碼,立即訂閱!
collection